КАТЕГОРИИ: Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748) |
Триггеры
ЦИФРОВЫЕ УСТРОЙСТВА ПОСЛЕДОВАТЕЛЬНОСТНЫЕ
Состояние выходов последовательностных устройств определяется не только состоянием входов в данный момент времени, но и предыдущим состоянием выходов. Таким образом, последовательностные устройства обладают «памятью». Рассмотрим наиболее характерные последовательностные устройства.
Обобщенную схему триггера можно представить в виде, показанном на рис. 5.1, где БЯ – бистабильная ячейка, которая может находиться в одном из устойчивых состояний: (Q =1, В принципе можно синтезировать большое число триггерных структур с различным законом функционирования. Однако в цифровой электронике нашли применение 4 типа триггеров: RC –триггер, D –триггер, JK –триггер, T –триггер. Информационные входы этих триггеров имеют следующие обозначения: По способу восприятия входных сигналов триггеры могут быть асинхронными (нетактируемыми) и синхронными (тактируемыми). Асинхронные триггеры воспринимают информацию в любой момент времени, а синхронные – только при наличии разрешающего сигнала на специальном тактовом C -входе. Синхронизация ограничивает время приема триггером входных сигналов, а следовательно, уменьшает вероятность, при появления помехи на сигнальных входах, ложного срабатывания триггера. Другими словами, синхронизация повышает помехоустойчивость, которая является важным параметром любого цифрового устройства, т. к. замена в результате помехи хотя бы одного элемента двоичного кода приведет к полному искажению информации. Синхронизация может быть статическая – уровнем (высоким, низким) или динамическая – перепадом на C-входе (фронтом, срезом). Условные обозначения способов синхронизации представлены на рис. 5.2, где С – синхроимпульс, По виду выходных сигналов триггеры разделяют на статические и динамические. Статические – триггеры, у которых выходные сигналы в устойчивых состояниях остаются неизменными во времени. В динамических триггерах выходные сигналы представляют последовательность импульсов. По способу запоминания информации могут быть триггеры с логической и физической организацией памяти. Первые выполняются на логических элементах, во вторых используются нелинейные свойства материалов или нелинейные характеристики компонентов. Характеристики триггеров определяются прежде всего параметрами логических элементов, на которых выполнен триггер. Специфическими параметрами триггера являются: - время задержки переключения триггера
а
б
в Рис. 5.2. Способы синхронизации и условные обозначения триггеров: а– высоким уровнем синхроимпульса; б– фронтом синхроимпульса; в– срезом синхроимпульса
- разрешающее время триггера - максимальная частота переключения триггера Обычно рабочую частоту принимают в 1,5 раза меньше максимальной.
5.1.1. RS –триггер
RS –триггер может быть построен на логических элементах ИЛИ-НЕ, И-НЕ. На рис. 5.3 приведена схема RS-триггера на элементах ИЛИ-НЕ. Как видно из схемы, логические элементы замкнуты в кольцо
В таблице Qn - сигнал на выходе
Если это уравнение перевести в базис И-НЕ–
и построить структурную схему, то получим RS – триггер с инверсными входами (см. рис. 5.4). На основе этого триггера можно продемонстрировать схему триггера с синхронизацией уровнем синхроимпульса (рис. 5.5).
а б в
Рис. 5.4. RS -триггер с инверсными входами: а– электрическая схема; б– таблица переходов; в– условное обозначение
а б
Рис. 5.5. Схема RS -триггера с синхронизацией высоким уровнем синхроимпульса (а); условное обозначение (б)
При С =0 на выходах входных элементов И-НЕ фиксируются высокие уровни, которые удерживают инверсный RS -триггер в исходном состоянии. Таким образом, блокируется прием входной информации. При С =1 легко убедиться, что схема ведет себя как RS -триггер с прямыми входами. Организовать режим синхронизации перепадом синхроимпульса можно путем последовательного включения двух триггеров, тактируемых уровнем (см. рис.5.6.), такая структура называется двухступенчатой. При С 1=1 входной триггер воспринимает входную информацию, а выходной блокирован (С 2=0). В момент С 1=0 (срез синхроимпульса) входной триггер блокируется, а выходной разблокируется (С 2=1) и воспримет информацию, которая зафиксировалась во входном триггере в момент его блокировки.
а б Рис. 5.6. Схема RS -триггера, тактируемого срезом синхроимпульса (а), условное обозначение (б)
5.1.2. D –триггер D–триггер – это синхронный триггер с одним информационным входом предназначенным для задержки логического сигнала. Часто поэтому D–триггер называют триггером-задержкой. D –триггер повторяет значение сигнала, которое было установлено на входе триггера в предшествующий момент с задержкой максимум на один период (такт) синхроимпульса. Схема синхронизируемого уровнем D –триггера приведена на рис. 5.7. Уравнение, описывающее работу D – триггера,
при Cn =1, Qn +1 = Dn +1 - повторяет входной сигнал, при C =0, Qn +1= Qn - режим хранения. С использованием двухступенчатой структуры строятся D – триггеры тактируемые срезом импульса. В таких триггерах часто делается еще один вход – вход разрешения V. В этом случае при V =1 структура работает как синхронный D – триггер, а при V =0 находится в режиме хранения (см. рис. 5.8) 5.1.3. JK –триггер JK–триггер –это триггер с раздельными установочными входами (J ® S, K ® R). Схема JK –триггера приведена на рис 5.9. В отличие от RS –триггера (рис. 5.5) в JK –триггере введены дополнительные связи выходов со входами через элементы И-НЕ. Это привело к тому, что при комбинации J = K =1 триггер меняет свое состояние на противоположное, такая комбинация не является запрещенной. Работа JK –триггера отражена в таблице переключений (табл. 5.2.) и описывается логическим уравнением
5.1.4. T –триггер T–триггер имеет один информационный вход, переключение осуществляется перепадом входного сигнала. Таблицы состояний, графическое изображение, временные диаграммы приведены на рис. 5.10. Уравнение, описывающее работу T –триггера, –
а б в
Рис. 5.10. Асинхронный Т -триггер: а– таблица состояний; б– условное обозначение; в– временная диаграмма сигналов
В серийных триггерах для расширения их возможностей, кроме информационных и синхронизирующих входов, делаются установочные входы (R, S),они позволяют делать предварительную установку 0 или 1 на выходе
а б
Рис. 5.13 Триггеры с установочными входами: а– D –триггер; б– универсальный JK -триггер
Дата добавления: 2015-05-09; Просмотров: 2896; Нарушение авторских прав?; Мы поможем в написании вашей работы! |